MOS管寄生電容特性測試圖解-KIA MOS管
信息來源:本站 日期:2021-04-13
寄生電容一般是指電感,電阻,芯片引腳等在高頻情況下表現(xiàn)出來的電容特性。實際上,一個電阻等效于一個電容,一個電感,和一個電阻的串聯(lián),在低頻情況下表現(xiàn)不是很明顯,而在高頻情況下,等效值會增大,不能忽略。
在計算中我們要考慮進(jìn)去。ESL就是等效電感,ESR就是等效電阻。不管是電阻,電容,電感,還是二極管,三極管,MOS管,還有IC,在高頻的情況下我們都要考慮到它們的等效電容值,電感值。
mos管寄生電容問題
mos管寄生電容是動態(tài)參數(shù),直接影響到其開關(guān)性能,MOSFET的柵極電荷也是基于電容的特性,下面將從結(jié)構(gòu)上介紹這些寄生電容,然后理解這些參數(shù)在功率MOSFET數(shù)據(jù)表中的定義,以及它們的定義條件。
(一)mos管寄生電容數(shù)據(jù)表
溝槽型功率MOSFET的寄生電容的結(jié)構(gòu)如圖1所示,可以看到,其具有三個內(nèi)在的寄生電容:G和S的電容CGS;G和D的電容:CGD,也稱為反向傳輸電容、米勒電容,Crss;D和S的電容CDS。
功率MOSFET的寄生電容參數(shù)在數(shù)據(jù)表中的定義,它們和表上面實際的寄生參數(shù)并不完全相同,相應(yīng)的關(guān)系是:
輸入電容:Ciss=CGS+CGD
輸出電容:Coss=CDS+CGD
反向傳輸電容:Crss=CGD
(二)mos管寄生電容測試
mos管寄生電容測試的條件為:VGS=0,VDS=BVDSS/2,f=1MHz,就是使用的測量電壓為額定電壓的一半,測試的電路所下圖所示。
(a) Ciss測試電路
(d) 標(biāo)準(zhǔn)的LCR
圖2:寄生電容測試電路
mos管柵極的多晶硅和源極通道區(qū)域的電容決定了這些參數(shù),其不具有偏向的敏感度,也非常容易重現(xiàn)。
溝槽型功率MOSFET的寄生電容和以下的因素相關(guān):
1、溝道的寬度和溝槽的寬度
2、 G極氧化層的厚度和一致性
3、溝槽的深度和形狀
4、S極體-EPI層的摻雜輪廓
5、體二極管PN結(jié)的面積和摻雜輪廓
高壓平面功率MOSFET的Crss由以下因素決定:
1、設(shè)計參數(shù),如多晶硅的寬度,晶胞斜度
2、柵極氧化層厚度和一致性
3、體水平擴(kuò)散,決定了JFET區(qū)域的寬度
4、體-EPI和JFET區(qū)域的摻雜輪廓
5、柵極多晶硅摻雜通常不是一個因素,由于其是退化的摻雜;JEFET區(qū)域的寬度,JFET輪廓和EPI層摻雜輪廓主導(dǎo)著這個參數(shù)。
高壓平面功率MOSFET的Coss由以下因素決定:
1、所有影響Crss參數(shù),由于它是Coss一部分
2、體二極管PN結(jié)區(qū)域和摻雜輪廓
(三)mos管寄生電容的非線性
MOSFET的電容是非線性的,是直流偏置電壓的函數(shù),圖3示出了寄生電容隨VDS電壓增加而變化。所有的MOSFET的寄生電容來源于不依賴于偏置的氧化物電容和依賴于偏置的硅耗盡層電容的組合。由于器件里的耗盡層受到了電壓影響,電容CGS和CGD隨著所加電壓的變化而變化。
圖3:AON6512電容隨電壓變化
電容隨著VDS電壓的增加而減小,尤其是輸出電容和反向傳輸電容。當(dāng)電壓增加時,和VDS相關(guān)電容的減小來源于耗盡層電容減小,耗盡層區(qū)域擴(kuò)大。然而相對于CGD,CGS受電壓的影響非常小,CGD受電壓影響程度是CGS的100倍以上。
圖4顯示出了在VDS電壓值較低時,當(dāng)VGS電壓增加大于閾值電壓后,MOSFET輸入電容會隨著VGS增加而增加。
圖4:輸入電容隨VGS變化
因為MOSFET溝道的電子反形層形成,在溝漕底部形成電子聚集層,這也是為什么一旦電壓超過QGD階級,柵極電荷特性曲線的斜率增加的原因。所有的電容參數(shù)不受溫度的影響,溫度變化時,它們的值不會發(fā)生變化。
聯(lián)系方式:鄒先生
聯(lián)系電話:0755-83888366-8022
手機(jī):18123972950
QQ:2880195519
聯(lián)系地址:深圳市福田區(qū)車公廟天安數(shù)碼城天吉大廈CD座5C1
請搜微信公眾號:“KIA半導(dǎo)體”或掃一掃下圖“關(guān)注”官方微信公眾號
請“關(guān)注”官方微信公眾號:提供 MOS管 技術(shù)幫助