cmos、ttl電平輸入電壓,它們存在有兩種規(guī)格?
信息來(lái)源:本站 日期:2017-09-08
邏輯器件中,決定交接信號(hào)的規(guī)格是由作為DC電學(xué)特性的輸入電壓肯定的。輸入電壓存在兩種規(guī)格:將輸入斷定為“L”的低電平輸入電壓(VIL),和輸入斷定為“H”的高電平輸入電壓(VIH)。邏輯器件是處置、傳送2值邏輯的,所以信號(hào)處置必需可以判別“L”或者“H”(“0”或者“1”)。
表13.3列出邏輯器件最典型的輸入電壓的規(guī)格。電源電壓為5V的電子設(shè)備中,要按CMOS電平或者TTL電平停止設(shè)計(jì)。為什么存在兩種規(guī)格?這是由于CMOS與雙極的電路構(gòu)造不同。世界上首先降生的邏輯器件是TTL。TTL長(zhǎng)期作為邏輯電路的主流被運(yùn)用著。后來(lái)的CMOS在開(kāi)展過(guò)程中逐步樹立起CMOS本人的規(guī)格設(shè)定,這是歷史緣由構(gòu)成的。
CMOS在與TTL有相同電源電壓環(huán)境中運(yùn)用時(shí),設(shè)置的信號(hào)電平關(guān)于TTL沒(méi)有不適宜。反過(guò)來(lái)關(guān)于不希望在變換CMOS電平上花時(shí)間用戶來(lái)說(shuō),在規(guī)范CMOS邏輯條件要留意TTL輸入產(chǎn)品(74VHCT**,74HCT**型)。CMOS定制IC和CMOS存儲(chǔ)器等中,也大量存在用TTL信號(hào)電平規(guī)格化的產(chǎn)品。
圖13.5就規(guī)范邏輯的CMOS(以74HC、74VHC為代表)與TTL( 74LS、74ALS),將電源電壓與輸入輸出電壓的DC規(guī)格圖解化。能夠看出,關(guān)于“L”電平CMOS與TTL有可以互相接口的規(guī)格。關(guān)于“H”電平,TTL的輸入端能夠承受CMOS的輸出,不過(guò)TTL的輸出卻不能被CMOS輸入承受。但是,能夠看出CMOS的“74**xT型”中,輸入、輸出都可以與TTL接口,沒(méi)有什么問(wèn)題。
CMOS器件與TTL不同,由于工作電源電壓范圍寬,以5V單一-電源為前提設(shè)定的TTL電平(VIL=0.8V,VIH=2.0V/絕對(duì)值),用同一器件,要適用更低的電源電壓是很勉強(qiáng)的。例如,CMOS規(guī)范邏輯的恣意系列中,要使電源電壓為5V時(shí)的輸入電壓規(guī)格值與電源電壓為2V時(shí)的輸入電壓規(guī)格值相等是不容易的。
CMOS器件中,即便電源電壓的運(yùn)用環(huán)境有很大變化,由于輸入電壓經(jīng)常設(shè)計(jì)為電源電壓的l/2(50%Vcc),所以容易與其他器件接口,也能提供確保抗噪聲容量(距GND電平或者從電源電平)的性能。
聯(lián)系方式:鄒先生
聯(lián)系電話:0755-83888366-8022
手機(jī):18123972950
QQ:2880195519
聯(lián)系地址:深圳市福田區(qū)車公廟天安數(shù)碼城天吉大廈CD座5C1
關(guān)注KIA半導(dǎo)體工程專輯請(qǐng)搜微信號(hào):“KIA半導(dǎo)體”或點(diǎn)擊本文下方圖片掃一掃進(jìn)入官方微信“關(guān)注”
長(zhǎng)按二維碼識(shí)別關(guān)注