或門與門非門符號,邏輯門符號詳解-KIA MOS管
信息來源:本站 日期:2025-01-07
與門(AND gate):當所有輸入為高電平時,輸出為高電平。
或門(OR gate):當至少有一個輸入為高電平時,輸出為高電平。
非門(NOT gate):輸出與輸入相反。
邏輯門的真值表和符號
與門(AND gate):符號為“∧”或“&”,真值表顯示只有當所有輸入為1時,輸出才為1。
或門(OR gate):符號為“∨”或“|”,真值表顯示只要有一個輸入為1,輸出就為1。
非門(NOT gate):符號為“?”或“~”,真值表顯示輸出與輸入相反。
與門(AND Gate)
符號:A&B 或 A∧B
與門只有在所有輸入為高(1)時,輸出才為高(1),具體真值表如下所示:
或門(OR Gate)
符號:A|B或A∨B
或門只要有一個輸入為高(1),輸出就為高(1),具體真值表如下所示:
非門(NOT Gate)
符號:
非門輸入為高(1)時,輸出為低(0),輸入為低(0)時,輸出為高(1),具體真值表如下所示:
聯(lián)系方式:鄒先生
座機:0755-83888366-8022
手機:18123972950(微信同號)
QQ:2880195519
聯(lián)系地址:深圳市龍華區(qū)英泰科匯廣場2棟1902
搜索微信公眾號:“KIA半導體”或掃碼關(guān)注官方微信公眾號
關(guān)注官方微信公眾號:提供 MOS管 技術(shù)支持
免責聲明:網(wǎng)站部分圖文來源其它出處,如有侵權(quán)請聯(lián)系刪除。